微型計算機考試題(部分)_第1頁
已閱讀1頁,還剩5頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、1、簡述8086CPU總線接口部件(BIU)的功能及其組成??偩€接口部件的功能是負責與存儲器、IO端口傳送數(shù)據(jù),即BIU管理在存儲器中存取程序和數(shù)據(jù)的實際處理過程。它主要由以下幾部分構成:14個段地址寄存器。即CSDSESSS。2.16位的指令指針寄存器IP。3.20位的地址加法器。4.6字節(jié)的指令隊列。2.8086CPU內部由哪兩部分組成?各完成什么工作?答:在8086內部由BIU和EU兩大部分組成,BIU主要負責和總線打交道,用于C

2、PU與存儲器和IO接口之間進行數(shù)據(jù)交換;EU主要是將從指令隊列中取得的指令加以執(zhí)行。3.什么是IO獨立編址和統(tǒng)一編址?答:獨立編址是將IO端口單獨編排地址,獨立于存儲器地址。統(tǒng)一編址是將IO端口與存儲器地址統(tǒng)一編排,共享一個地址空間。4簡述主機與外設進行數(shù)據(jù)交換的幾種常用方式。答:①無條件傳送方式,常用于簡單設備,處理器認為它們總是處于就緒狀態(tài),隨時進行數(shù)據(jù)傳送。②程序查詢方式:處理器首先查詢外設工作狀態(tài),在外設就緒時進行數(shù)據(jù)傳送。③中

3、斷方式:外設在準備就緒的條件下通過請求引腳信號,主動向處理器提出交換數(shù)據(jù)的請求。處理器無其他更緊迫任務,則執(zhí)行中斷服務程序完成一次數(shù)據(jù)傳送。④DMA傳送:DMA控制器可接管總線,作為總線的主控設備,通過系統(tǒng)總線來控制存儲器和外設直接進行數(shù)據(jù)交換。此種方式適用于需要大量數(shù)據(jù)高速傳送的場合。5.什么是IO接口?答:在CPU和外部設備之間,需要一些進行數(shù)據(jù)轉換、電平匹配和相互聯(lián)絡的功能電路,稱為IO接口,在接口電路中,一般包含功能不同的寄存器

4、,稱為端口寄存器。通過對這些寄存器的編程,可以改變接口的功能和輸入輸出關系。7IO接口電路有哪些主要功能?(每小點1分)答:⑴設置數(shù)據(jù)緩沖以解決兩者速度差異所帶來的不協(xié)調問題;⑵設置信號電平轉換電路,如可采用MC1488、MC1489、MAX232、MZX233芯片來實現(xiàn)電平轉換;⑶設置信息轉換邏輯,如模擬量必須經(jīng)AD變換成數(shù)字量后,才能送到計算機去處理,而計算機送出的數(shù)字信號也必須經(jīng)DA變成模擬信號后,才能驅動某些外設工作;⑷設置時序

5、控制電路;⑸提供地址譯碼電路。串行通信的費用較低、傳輸線少,可借用電話網(wǎng)絡來實現(xiàn)遠程通信。16.什么是接口?它的功能是什么?1.數(shù)據(jù)緩沖功能功能2.設置選擇功能3信號轉換功能4.接受、解釋并執(zhí)行CPU命令的功能5.中斷管理功能6.可編程功能17.一個完整的中斷過程有那幾個步驟?一個完整的中斷過程包括中斷請求、中斷排隊、中斷響應、中斷處理和中斷返回五個步驟。18.8255有那幾個部分組成?8255包括四個部分,分別是:1.數(shù)據(jù)總線緩沖器2

6、.讀寫控制邏輯3.組和B組控制電路4.數(shù)據(jù)端口A、B、C.19.什么是總線周期?答:CPU使用總線完成一次存儲器或IO接口的存取所用的時間,稱為總線周期,一個基本的總線周期包含4個T狀態(tài),分別稱為T1、T2、T3、T4。(意思相近即可)22.簡述8086CPU引腳NMI和INTR的異同。INTR:可屏蔽中斷,用于處理一般外部設備的中斷,受中斷允許標志IF控制,高電平有效;NMI:非屏蔽中斷,CPU響應非屏蔽中斷不受中斷允許標志的影響,由

7、上升沿觸發(fā),CPU響應該中斷過程與可屏蔽中斷基本相同,區(qū)別僅是中斷類型號不是從外部設備讀取,固定是類型2,NMI中斷優(yōu)先級要高。23什么是存儲器芯片的全譯碼和部分譯碼?各有什么特點?(5分)全譯碼:使用全部系統(tǒng)地址總線進行譯碼。特點是地址唯一,一個存儲單元只對應一個存儲器地址(反之亦然),組成的存儲系統(tǒng)其地址空間連續(xù)。部分譯碼:只使用部分系統(tǒng)地址總線進行譯碼。其特點:有一個沒有被使用的地址信號就有兩種編碼,這兩個編碼指向同一個存儲單元,

8、出現(xiàn)地址重復。24一般的IO接口電路安排有哪三類寄存器?它們各自的作用是什么?(5分)答:①數(shù)據(jù)寄存器保存處理器與外設之間交換的數(shù)據(jù)。②狀態(tài)寄存器保存外設當前的工作狀態(tài)信息。處理器通過該寄存器掌握外設狀態(tài),進行數(shù)據(jù)交換。③控制寄存器保存處理器控制接口電路和外設操作的有關信息。處理器向控制寄存器寫入控制信息,選擇接口電路的不同工作方式和與外設交換數(shù)據(jù)形式。25.簡述IO端口兩種編址方式的優(yōu)缺點。單獨編址:譯碼電路簡單、內存空間大;需專用I

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論