

已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文在對處理器IP核源代碼分析的基礎(chǔ)上,對可配置性進行了深入的研究;采用了“IP核+FPGA”方案,在開放的IP核源代碼的基礎(chǔ)上進行了二次開發(fā),設(shè)計了具有可配置能力的處理器開發(fā)板,實現(xiàn)了部分功能的芯片級嵌入;最后,通過DHRY,Stanford等程序驗證了處理器的功能;此外還簡單介紹了軟件的開發(fā)環(huán)境。 深入研究了可配置處理器,通過二次開發(fā)和應用,把握了可配置處理器的體系結(jié)構(gòu)和設(shè)計思想;并且為可配置處理器包的開發(fā),配置了硬件環(huán)境;同
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 嵌入式處理器
- 嵌入式圖形處理器設(shè)計.pdf
- 嵌入式圖形處理器的研究與實現(xiàn).pdf
- 嵌入式安全協(xié)處理器設(shè)計.pdf
- 低功耗嵌入式處理器設(shè)計研究.pdf
- 嵌入式處理器中Cache的研究與設(shè)計.pdf
- 嵌入式Rijndael算法處理器設(shè)計.pdf
- 嵌入式數(shù)字信號處理器研究與設(shè)計.pdf
- 嵌入式DSP處理器的設(shè)計與驗證.pdf
- 基于Jupiter處理器的嵌入式網(wǎng)關(guān)研究.pdf
- 面向嵌入式處理器的代碼壓縮研究.pdf
- 異構(gòu)多處理器嵌入式平臺研究與實現(xiàn).pdf
- 嵌入式通信處理器的設(shè)計與實現(xiàn).pdf
- 基于嵌入式處理器的電力監(jiān)控器研究與設(shè)計.pdf
- 嵌入式信道微處理器的設(shè)計.pdf
- 微處理器系統(tǒng)結(jié)構(gòu)與嵌入式系統(tǒng)設(shè)計
- 基于Blackfin處理器嵌入式GUI的研究與實現(xiàn).pdf
- 嵌入式異構(gòu)多核處理器的任務調(diào)度研究.pdf
- 基于blackfin處理器嵌入式gui的研究與實現(xiàn)(1)
- 嵌入式高精度浮點協(xié)處理器設(shè)計.pdf
評論
0/150
提交評論