

已閱讀1頁,還剩115頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、 本文主要研究DVB-S接收系統(tǒng)的算法和系統(tǒng)設計(系統(tǒng)架構設計和算法驗證)、RTL設計和驗證、FPGA原型驗證以及邏輯綜合、靜態(tài)時序分析、后端Floorplan、P&R等工作,主要負責包括Reed-Solomon解碼器、Viterbi解碼器、載波恢復環(huán)路等模塊的設計實現(xiàn)和整個數(shù)字系統(tǒng)的仿真調試及FPGA原型驗證,以及后端基于SOC-Encounter設計平臺的物理綜合流程。 本文第一章介紹了數(shù)字電視的發(fā)展概況和主要標準;第二章和第
2、三章分別介紹了前向糾錯解碼中的兩個主要模塊:RS解碼和Viterbi解碼;第四章介紹FEC解碼部分其余各個模塊的算法原理和RTL實現(xiàn);第五章討論了數(shù)字解調部分的各個模塊的算法原理和RTL實現(xiàn),并側重介紹了整個系統(tǒng)的模型建立和驗證平臺;第六章介紹了整個數(shù)字系統(tǒng)的FPGA原型驗證;第七章詳細討論了前后端融合的物理綜合流程以及和其緊密結合的靜態(tài)驗證技術,最后給出了基于SOC-Encounter設計平臺的DVB-S接收系統(tǒng)的部分版圖并加以分析。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DVB-S接收芯片中數(shù)字解調的設計與實現(xiàn).pdf
- DVB-S信道接收芯片中內碼系統(tǒng)的研究與實現(xiàn).pdf
- DVB-S信道接收芯片字處理環(huán)節(jié)的研究與實現(xiàn).pdf
- DVB-S 信道處理系統(tǒng)的芯片設計與實現(xiàn).pdf
- DVB-S信道接收芯片載波恢復的研究及ASIC實現(xiàn).pdf
- DVB-S系統(tǒng)反向鏈路設計與實現(xiàn).pdf
- 基于DVB-S的文件廣播系統(tǒng)設計與實現(xiàn).pdf
- DVB-S調諧芯片中混頻器的設計與實現(xiàn).pdf
- DVB-S調諧芯片中的高性能PFDCP設計.pdf
- DVB-S外碼設計及ASIC實現(xiàn).pdf
- IPv6 over DVB-S傳輸系統(tǒng)的設計與實現(xiàn).pdf
- DVB-S信道解調解碼專用芯片的前端設計.pdf
- DVB-S信道解碼技術的研究與實現(xiàn).pdf
- DVB-S接收機測試暨源端發(fā)送設備的系統(tǒng)設計.pdf
- 用于DVB-S的全數(shù)字QPSK解調系統(tǒng)設計與FPGA實現(xiàn).pdf
- DVB-S調諧芯片中的高性能分頻器研究與設計.pdf
- 基于DVB-S的數(shù)據(jù)廣播系統(tǒng).pdf
- 基于DVB-S數(shù)據(jù)的危險天氣監(jiān)測軟件的設計與實現(xiàn).pdf
- 數(shù)字視頻廣播衛(wèi)星接收機(DVB-S)的研制.pdf
- DVB-S信號的無源雷達接收處理技術研究.pdf
評論
0/150
提交評論