超低功耗流水線式ADC的研究與設計.pdf_第1頁
已閱讀1頁,還剩121頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著數字化信息處理技術的飛速發(fā)展,模數轉換器(ADC)在無線通訊、數據采集等領域得到了廣泛的應用。并且,隨著近年來便攜式設備的不斷普及,以及出于對成本、市場與環(huán)保等方面的考慮,ADC的超低功耗設計已成為當今關注的熱點。
  本文以實現超低功耗為目標,基于SMIC0.18μm1P6M CMOS工藝,設計出一款工作在1.2V電源電壓下、采樣速率為500KSPS、平均動態(tài)功耗只有160μW的8bit流水線式ADC。設計中主要采用將運算放

2、大器的MOS晶體管偏置在亞閾區(qū)的方法來降低電路中的支路電流和所需的電源電壓,以及采用動態(tài)鎖存比較器結構并對其它電路模塊進行低電壓設計,從而實現了超低功耗的設計目標?;跀的;旌霞呻娐钒鎴D的設計原理和規(guī)則,采用全定制版圖設計實現了8bit流水線式ADC的版圖。
  設計中采用一共7級MDAC、每級1.5bit的流水線式結構,主要使用SynopsysHspice仿真工具對所設計的單元電路、模塊電路以及整個ADC系統(tǒng)進行仿真,并在Ma

3、tlab工具中對仿真結果進行靜態(tài)性能與動態(tài)性能分析。仿真分析結果表明,在TT Corner下,采樣速率為500KSPS時,ADC的靜態(tài)性能為:DNL在-0.34LSB~2.85LSB之間,INL在-2.24LSB~1.91LSB之間;動態(tài)性能為:SNR在43.5dB以上,SNDR在42.5dB以上,SFDR在49.1dB以上,有效位數ENOB在6.78位以上。采用Cadence Virtuoso軟件實現版圖設計,版圖面積約為744.25

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論