基于片上網絡的多核微處理器設計及其關鍵技術研究.pdf_第1頁
已閱讀1頁,還剩153頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、廈門大學學位論文原創(chuàng)性聲明本人呈交的學位論文是本人在導師指導下,獨立完成的研究成果。本人在論文寫作中參考其他個人或集體已經發(fā)表的研究成果,均在文中以適當方式明確標明,并符合法律規(guī)范和《廈門大學研究生學術活動規(guī)范(試行)》。另外,該學位論文為()課題(組)的研究成果,獲得()課題(組)經費或實驗室的資助,在()實驗室完成。(請在以上括號內填寫課題或課題組負責人或實驗室名稱,未有此項聲明內容的,可以不作特別聲明。)聲明人。㈣:髻a閑加Ic年

2、門月Z1日摘要大規(guī)模片上多核微處理器擁有大量中央處理器(CPU)核,并通過多任務并行的方式使它們協(xié)作工作。然而,隨著片上CPU核數量的增加,傳統(tǒng)總線或者點對點的互聯(lián)結構己無法滿足大量CPU核對通訊結構的面積、功耗以及帶寬的需求。同時,作為CPU私有緩存的高速緩存(cache)的數量也隨著CPU核數量的增加而增加,傳統(tǒng)的cache結構很難滿足大量CPU核對cache的低功耗需求。針對上述存在的這些關鍵技術問題,本論文對大規(guī)模片上多核微處理

3、器的低功耗cache技術、片上網絡互聯(lián)技術以及可重構片上網絡技術等方面進行了研究。本論文的主要工作內容和創(chuàng)新點如下:(1)為微處理器內存子系統(tǒng)建立功耗模型,分析低功耗cache所應具備的基本特征,并在此基礎上提出動態(tài)重定位cache結構。動態(tài)重定位cache采用基于蹤跡的指令存儲方案,按照指令執(zhí)行順序為每個進入cache存儲器的指令分配一個蹤跡地址,并通過動態(tài)地址映射模塊來完成蹤跡地址與編譯地址之間的相互轉換,同時采用“先入先替換”的替

4、換策略,從而保證即使在cache存儲器滿時,蹤跡存儲方案仍然能被正確執(zhí)行。(2)提出基于混合電路交換(HCS)的片上網絡結構。實現高級微控制器總線結構(AMBA)協(xié)議到片上網絡協(xié)議的映射,具有AMBA兼容性。采用無緩存的交換機結構,各交換機之間通過流水線通道實現數據包傳輸。采用混合的傳輸機制,傳輸機制的切換由消息的長度所決定,對于單數據包的消息采用包交換方式,而多數據包的消息則采用電路交換方式。(3)提出基于規(guī)則拓撲的可重構片上網絡(I

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論